索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > 调制器

调制器


贡献者:dolphin    浏览:1490次    创建时间:2014-06-11

调制器  调制过程就是将低频信号搬移到高频段的过程。调制过程是用被传送的低频信号去控制高频振荡器,使高频振荡器输出信号的参数(幅度、频率和相位)随低频信号的变化而变化,从而实现将低频信号搬移到高频段9由高频信号携带进行传播。调制过程在发信端,完成调制过程的装置叫调制器。

  输出频率 48MHz~870MHz (Ch1~Ch56, Z1~Z43 频道连续可调)

  图像载频准确度 ≤±5KHz (VHF); ≤10KHz (UHF)

  射频输出频率微调范围 最大±4MHz (0.5MHz 步进)

  图像载频输出电平 115dBμV

  RF 输出电平调节范围 0 ~ -20dB

  图像/伴音功率比 10~20dB

  连续可调输出阻抗 75Ω

  射频输出端反射损耗 VHF:≥12dB,UHF:≥10dB 带内

  寄生输出抑制比 ≥60dB

  邻频抑制比 ≤-45dB

  中频图像频率 38MHz

  中频伴音载频 31.5MHz

  中频输入,输出阻抗 75Ω

  图像中频输入,输出电平 95dBμV

  视频输入电平 1.0Vp-p 调制度为 87.5[%]

  微分增益 ≤5[%]

  微分相位 ≤5°

  色度/亮度时延差△τ |△τ|≤45ns

  视频箝位能力 ≥26dB

  视频输入形式 正极性图像合成信号

  视频带内平坦度 ≤±2dB

  视频调制度范围 0~90[%]连续可调

  视频输入阻抗 75Ω

  视频信噪比(S/N) ≥45dB(10KHz~5MHz,4.43 MHz 陷波,非加权,调制度为87.5[%])

  下列几点需要考虑:

  ①脊宽和脊高的确定;

  ②N+和P+区深度的确定;

  ③N+区偏离内脊侧壁距离的确定。

  我们现在要做的就是如何优化各参数以使得器件性能最优。具体就是考虑载流子注入到光场区的密度和光场的重叠状况。下面我们来举个例子。

  图1所示为典型的SOl结构调制器截面。顶层硅为6.5um,这个厚度是可以任意选择的,一般情况下是要保证和光纤耦合的时候损耗不要太大。这个截面的尺寸设置是根据单模条件来实现的[见式(4-85)]。

  图1 SOl结构调制器截面



如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
    

参考资料

贡献者
dolphin    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]