索阅
100例
首 页
|
资 讯
|
下 载
|
论 坛
|
博 客
|
Webinar
|
高 校
|
专 刊
|
会展
|
EETV
|
百科
|
问答
|
电路图
|
工程师手册
|
Datasheet
开始创建词条
参与完善词条
元器件/连接器
消费类电子
工业电子
嵌入式系统
模拟IC
通信技术
EDA与制造
测试测量
电源管理
汽车电子
医疗电子
RSS订阅
EEPW首页
>
百科
> 串扰
串扰
贡献者:
gsfei2009
浏览:1564次 创建时间:2009-06-25
串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。
如果您认为本词条还有待完善,需要补充新内容或修改错误内容,
请编辑词条
查看历史版本
开放分类
信号
参考资料
贡献者
gsfei2009
本词条在以下词条中被提及:
关于本词条的评论共:(0条)
匿名不能发帖!请先 [
登陆
]
串扰技术社区
串扰相关新闻
更多>>
电路信号线间串扰机理及措施研究
最大限度地减少线缆设计中的串扰方法解析
在电路设计中如何减少电路板上串扰的设计原则
光收发一体模块设计中的串扰分析
基于高速嵌入式系统的信号完整性分析
稳健的串扰设计准则
利用S参数来描述串扰
消除串扰自激的工程应用实例
串扰相关下载
更多>>
高速数字系统设计-互连理论和设计实践手册
使用示波器查找并消除电路设计中的串扰
DDR3不能运行到额定频率
PCB印制线间串扰的MATLAB分析
高速电路串扰分析
高速电路串扰分析
高速电路串扰分析
数字电路中的感性串扰及共模辐射
串扰相关电路
更多>>
超深亚微米设计中串扰的影响及避免
PCB设计中的高频电路布线技巧
高频PCB布线的设计与技巧
串扰相关帖子
更多>>
模拟开关串扰怎么办?
关于串扰,你了解多少?
如何最大限度减少线缆设计中的串扰
小间距QFN封装PCB设计串扰抑制分析
PCBA上电容开裂短路,怎么又是设计的错?
什么样的设计才是有把握的?
注意点:串扰、GND线反弹噪声
通过TabbedRouting测试结果研究该设计方法的利弊