索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > 多闸极晶体管

多闸极晶体管


贡献者:不爱吃窝瓜    浏览:1343次    创建时间:2015-11-24

  目录
  1 工业需求
  ? 挑战
  2 变形
  ? 平面双闸极晶体管
  ? Flexfet
  ? FinFET
  ? 三闸极晶体管(Tri-gate)
  ? Gate-all-around (GAA) FETs
  3 简略模型
  工业需求
  平面晶体管主导了整个半导体工业已经好长一段时间。随着尺寸愈做愈小,出现了短通道效应,特别是漏电流,这类使得元件耗电的因素。
  多闸极晶体管的载子通道受到接触各平面的闸极控制。因此提供了一个更好的方法可以控制漏电流。由于多闸极晶体管有更高的本征增益和更低的沟道调制效应,在类比电路领域也能够提供更好的效能。如此可以减少耗电量以及提升芯片效能。立体的设计也可以提高晶体管密度,进而发展需要高密度晶体管的微机电领域。
  挑战
  如何将非平面晶体管相容于传统平面晶体管的制程所面临的挑战包含:
  制造仅有10纳米左右的硅"鳍"
  制造与硅鳍各面接触的合适闸极
  变形
  文献里也有其他多种不同的设计。一般来说可分为平面和非平面,以及不同的通道和闸极数(2,3,或4)。
  平面双闸极晶体管
  平面双闸极晶体管使用传统平面(层层堆叠)的工艺过程来制造此双闸极元件,避免为了制造非平面、垂直的晶体管结构而必须引入更为复杂的显影设备。在平面双闸极晶体管里,源极/汲极通道像三明治一样被包裹在两个独立的氧堆叠闸极之间。建造这种结构的困难处在于如何让上下两个闸极能够自动地彼此对准。
  Flexfet
  Flexfet是一种平面独立双闸极晶体管,它的上闸极部分是金属镶嵌闸极的MOSFET,下闸极部分则是深埋在闸极沟槽里且自对准的JFET。This device is highly scalable due to its sub-lithographic channel length; non-implanted ultra-shallow source and drain extensions; non-epi raised source and drain regions; and gate-last flow. [翻译请求]Flexfet是一个真正的双闸极晶体管,其原因是(1)上下两个闸极都可对晶体管进行操作,以及(2)上下两个闸极的操作是彼此互相影响的。Flexfet正在发展当中且已经被American Semiconductor, Inc.生产出来。
  FinFET
  FinFET这词是由美国加州大学伯克利分校胡正明、Tsu-Jae King-Liu 、Jeffrey Bokor等3位教授所命名,用来描述一种基于早期DELTA(单闸极)晶体管的设计演化出来并建立在硅上绝缘基板上的非平面双闸极晶体管。FinFET主要的特色在于将导电通道包裹在硅"鳍"里面。源极和汲极之间的距离决定了这个元件的等效通道长度。
  现在对FinFET这词的使用已经愈来愈模糊。微处理器厂商AMD、IBM、Motorola也把他们的双闸极元件叫做FinFET,而Intel却避免用这个词来称呼他们与此相像的三闸极晶体管。一般来说,FinFET被用在那些有"鳍"特征的晶体管上,并不在乎它确实有几个闸极存在。
  2002年台积电制造出操作电压仅0.7伏特的25纳米晶体管。它的设计之后被命名为"Omega FinFET",取自于它的闸极包裹住源极/汲极结构,其形状类似希腊字母omega(Ω)。对N型晶体管来说,它的闸极延迟仅有0.39皮秒(缩写ps),而对P型晶体管来说,仅有0.88ps。
  FinFET可以设计成两个单独可控制闸极,这可以让晶体管的设计更为弹性,可以制造出更具效能、低耗电的元件。
  2012年开始,Intel开始用FinFETs作为他们未来的商品。最近的消息透露,Intel的晶体管有不同于一般使用矩形的三角形结构,据推测是因为三角形比矩形有较高的结构强度,有助于提高制造的可靠度,而另一方面则是三角柱的面与体积的比例相对立方体来说来的大,这有助于提升开关性能。
  2012年九月,GlobalFoundries宣布在2014年开始提供23纳米FinFET。隔一个月,它的竞争对手,台积电2013年11月开始生产16纳米FinFETs。
  三闸极晶体管(Tri-gate)
  三闸极晶体管被Intel使用在自家的Ivy BridgeandHaswell处理器上。此元件将一个闸极堆叠在两个垂直放置的闸极上面,此电子多了三倍的可移动面积。Intel宣称他们的三闸极晶体管可以减少漏电流进而减少耗能。相对之前的产品而言,此元件可提高35%的速度并且仅需一半的耗电量。
  Intel表示,"多出来的控制闸极允许我们在'开启'状态时尽可能增加电流量(以增进效能),和在'关闭'状态时让电流量趋近于零(减少耗能),并且可以让晶体管状态之间的转换速度变得更快(同样,可以增加效能)。"Intel已经表明在Sandy Bridge之后的处理器都将基于此3D设计。
  Intel是全世界第一个发表此项技术的厂商。在2002年九月,Intel宣称此元件"可最大化增加转换速度请减少耗电电流"。一年之后的2003年九月,AMD在一场国际固态元件和材料的研讨会上宣布他们也在做类似的设计。至此之后就没有其他消息,直至在2011年的英特尔开发者论坛(IDF 2011)上展示以他们在IDF2009年发表的技术制造的静态随机存取内存(SRAM chip)。
  2012年4月23日,Intel建造了一个新的产线,命名为Ivy Bridge,主要生产三闸极晶体管。Intel自2002年就开始发展三闸极晶体管结构,但在2011年才正式量产。此种新型态晶体管在旧金山2011年4月4号被提出讨论。Intel产线端预计在2011年和2012年改良后可以开始生产Ivy Bridge 中央处理器。除了在桌上型电脑内的Ivy Bridge 中央处理器使用外,此元件也被使用在低功率的Atom芯片上。
  "三闸极晶体管"一词有时也被广泛用来指在任何有三个有效闸极或通道的晶体管。
  Gate-all-around (GAA) FETs
  Gate-all-around (GAA) FETs 和FinFETs有相同的概念,不同之处在于此元件闸极围绕了整个载子通道。依设计的不同Gate-all-around (GAA) FETs 可以以两个或四个等效闸极。此元件已经借着利用silicon nanowire和蚀刻InGaAsnanowires 被建造成功。
  简略模型
  UC BerkeleyBSIM Group在2012年3月1号正式发表BSIMCMG106.0.0,这是第一个FinFET的标准模型。BSIM-CMG 被实现在Verilog-A上。对于有限体参杂(body doping)的本质与非本质模型的物理面电势公式皆已被导出。考虑了多消耗以及量子效应的源极和汲极端的面电势也已明确地被导出来。透过微扰近似,我们已经可以理解有限体参杂的效应。导出的面电势也与2-D元件的模拟相当接近。如果通道的参杂浓度很低,低到可以忽略,那么在特殊情况下,我们可以更进一步改进计算效率。
  各surface-potential-based配方中对内在和外在模型与有限的身体兴奋剂。源和排水结束的表面电位分析解决poly-depletion和量子力学效应。有限的身体掺杂的效果是通过捕获微扰的方法。分析表面潜在解决方案同意与二维器件模拟的结果。如果通道掺杂浓度低足以被忽视,计算效率可以进一步提高了一个设置一个特定的标志(COREMOD = 1)
  所有重要的闸极晶体管的效应都已经被这个模型所捕捉。体积翻转效应被包含在 Poisson’s equation的解里,于是其后的I-V式子自然而然反映出了此效应。多闸极晶体管的电气准电势的分析给了如何解释短通道效应的模型。这个模型包含了如何去控制多余的闸电极(上/下闸电极)。
  所有重要的多(MG)晶体管行为是被这个模型。量反演是包含在解决方案的泊松方程,因此随后的电流-电压公式自动捕捉量反演的效果。分析人体的静电势MG mosfet为短沟道效应提供了一个模型方程(SCE)。额外的静电控制从end-gates盖茨(上/下)(三或quadruple-gate)也是短通道模型中捕获。


如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类

参考资料
百度百科

贡献者


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]