索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > ADF4196

ADF4196


贡献者:angelazhang    浏览:799次    创建时间:2015-04-26

  ADF4196
  ADF4196 - 简介
  ADF4196频率合成器可以用来在无线接收机和发射机的上变频和下变频部分实现本振(LO),其结构经过特别设计,符合基站的GSM/EDGE锁定时间要求,快速建立功能则使ADF4196非常适合脉冲多普勒雷达应用。
  ADF4196由低噪声数字鉴频鉴相器(PFD)和精密差分电荷泵组成。还有一个差分放大器,用来将电荷泵的差分输出转换为外部电压控制振荡器(VCO)的单端电压。Σ-Δ型小数插值器与N分频器一起使用,能够实现可编程模数小数N分频。此外,4位参考(R)分频器和片内倍频器允许PFD输入端的参考信号(REFIN)频率为可选值。
  如果频率合成器与外部环路滤波器和VCO一起使用,则可以实现完整的锁相环(PLL)。开关结构确保PLL能在GSM时隙保护期间内建立,而无需第二PLL及相关的隔离开关。与以前的乒乓式GSM PLL结构相比,这种结构能节省成本,降低复杂度,减小PCB面积,并减少屏蔽和特性测试工作。
  ADF4196 - 应用
  GSM/EDGE基站
  PHS基站
  脉冲多普勒雷达
  仪器仪表和测试设备
  波束形成/相控阵系统
  ADF4196 - 特性
  快速建立小数N
  分频PLL结构
  单个PLL可取代乒乓式频率合成器
  在5 μs内完成整个GSM频段上的跳频,相位建立时间低于20 μs
  相位误差:1度rms (4 GHz RF输出)
  数字可编程输出相位
  数字可编程输出相位
  RF输入范围最高可达6 GHz
  三线式串行接口
  片内低噪声差分放大器
  相位噪声品质因数:–216 dBc/Hz
  利用ADIsimPLL可实现环路滤波器设计


如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
无线接收机    发射机    

参考资料
百度百科

贡献者
angelazhang    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]