索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > CDNS

CDNS


贡献者:单片机之父    浏览:10323次    创建时间:2009-06-24

Cadence Design Systems, Inc(NASDAQ:CDNS)是一个专门从事电子设计自动化(en:EDA)的软件公司,由en: SDA Systems和en: ECAD, Inc.两家公司于1988年兼并而成。
历史Top

自2004年起,Cadence已成为全球最大的电子设计技术、程序方案服务和设计服务供应商之一。其解决方案旨在提升和监控半导体、计算机系统、网络工程和电信设备、消费电子产品以及其它各类型电子产品的设计。主要产品为用于设计电子电路的软件。Cadence总部位于美国加州圣何塞(en: San Jose, California),在全球各地设有销售办事处、设计及研发中心,现拥有员工约4850名,2003年收入约11亿美元。
Cadence 中国现拥有员工110人,拥有北京和上海两个研究开发中心,销售网络遍布全国。Cadence在上海先后建立了高速系统技术中心和企业服务中心,为用户提供高质量、有效的专业设计和外包服务。Cadence北京研发中心主要承担与美国总部EDA软件研发任务,力争提供给用户更加完美的设计工具和全流程服务。 Cadence 公司2003年斥5000万美元巨资在北京投资建立的中关村-Cadence软件学院,立志为中国电子行业培养更多面向集成电路和电子系统的高级设计人才。
产品Top

Cadence的电子设计自动化产品涵盖了电子设计的整个流程,包括系统级设计,逻辑综合(en: synthesis),功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制集成电路设计,IC物理验证,PCB设计和硬件仿真建模等。全球知名半导体与电子系统公司均将Cadence软件平台作为其全球设计的标准, 其中:
Virtuoso平台提供具有硅精确性的手段用于设计客户定制模拟电路、射频电路以及混合信号集成电路。 它包括一个设计要求驱动的环境、多模式的模拟、加速的版图设计、高级硅分析、以及一个全芯片集成环境。
Encounter数字集成电路设计平台为实现很复杂、高性能的芯片提供经过验证的设计工具和设计方法。该平台使用全新设计策略替代传统的线性设计流程,最小化布线时间和全芯片设计迭代的时间。 平台还确保获得最高的QoS。他提供一个纳米布线器,能够根据性能和可制造性优化布线;超过5000万门的极大容量的一体化数据库;以及极高的效率。高度精确的硅虚拟原型技术能让你快速简单为很复杂、高性能的芯片在硅片上如何工作建立模型。该原型允许你探究修改和实现布局、布局规划、以及其他关键后端功能的效应,而使用物理设计工具只需要一小部分时间。
Incisive功能验证平台为大型复杂的芯片提供最快、最高效的验证手段。它为开放设计和验证标准还有模拟电路,混合信号电路验证提供内生支持。同一个平台提供按需加速、事务级支持、en:HDL分析(en:linting)、覆盖、调试与分析、以及测试生成。
Allegro系统互连平台能够跨集成电路、封装和PCB协同设计高性能互连。应用平台的协同设计方法,工程师可以迅速优化I/O缓冲器之间和跨集成电路、封装和PCB的系统互联。该方法能避免硬件返工并降低硬件成本和缩短设计周期。约束驱动的Allegro流程包括高级功能用于设计捕捉、信号完整性和物理实现。由于它还得到Cadence Encounter与Virtuoso平台的支持,Allegro协同设计方法使得高效的设计链协同成为现实。
同时,Cadence公司还提供设计方法学服务,帮助客户优化其设计流程;提供设计服务,协助客户进入新的市场领域。自1991年以来,该公司已连续在国际EDA市场中销售业绩稳居第一。目前Cadence的主要竞争对手有en:Synopsys,en:Mentor Graphics,和en:Magma Design Automation。




如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
EDA设计    公司    

参考资料
http://zh.wikipedia.org/w/index.php?title=CDNS&variant=zh-cn

贡献者


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]