贡献者:wuqinyong 浏览:1371次 创建时间:2010-04-10
-
用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。这两款器件提供的高性能省去了昂贵的高频振荡器和扇出缓冲器,节省了电路板空间,降低了成本。MAX3671可用于企业交换机和路由器等以太网接口的应用,非常适合需要CPRI参考时钟的无线基站。
开放分类
参考资料
贡献者
本词条在以下词条中被提及: