索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > MAX3673

MAX3673


贡献者:wuqinyong    浏览:1371次    创建时间:2010-04-10

用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。这两款器件提供的高性能省去了昂贵的高频振荡器和扇出缓冲器,节省了电路板空间,降低了成本。MAX3671可用于企业交换机和路由器等以太网接口的应用,非常适合需要CPRI参考时钟的无线基站。


如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
射频    

参考资料

贡献者
wuqinyong    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]