索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > ad9552

ad9552


贡献者:sky2009    浏览:2172次    创建时间:2010-04-10

AD9552是一款小数N分频、基于锁相环(PLL)的时钟发生器,专为取代高频晶体振荡器和谐振器而设计。该器件采用Σ-Δ调制器(SDM)来处理小数频率合成。用户将单端时钟信号直接与REF引脚相连,或者在XTAL引脚上连接一个晶体谐振器,即可提供输入参考信号。

AD9552为引脚可编程器件,根据8种常用输入频率的其中一种频率,可提供64种标准输出频率中的一种频率。该器件还有一个三线式SPI接口,用户可以通过该接口自定义设置输入与输出频率比。

AD9552需用外部电容来构成PLL的环路滤波器。虽然AD9552严格按照CMOS工艺制造,但其输出与LVPECL、LVDS或单端CMOS逻辑电平兼容。

额定工作温度范围为?40°C至+85°C工业温度范围。



如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
时钟    

参考资料
http://www.analog.com/zh/clock-and-timing/clock-generation-and-distribution/ad9552/products/product.html

贡献者
sky2009    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]