ADP5041
贡献者:李雪峰 浏览:1785次 创建时间:2012-04-25
-
ADP5041和ADP5040是需要内核、IO 和存储器电压的中端FPGA、微处理器和DSP系统的理想电源管理配套产品。ADP5041调节器片内集成看门狗定时器,能够监控处理器系统中的代码执行完整度,如果它在预设的超时周期内未能选通,则会复位处理器,因而能够实现更高的可靠性。ADP5041还具有一个高精度(整个温度范围内为±1.5%)复位发生器,可以从外部对其进行编程以监控低压电源轨。此外它还提供丰富的订购选项,可以满足多重复位和看门狗时序要求。
ADP5041具有一个特殊电路,它能检测WDI 引脚上的看门狗刷新输入端施加的三态条件,WDI 引脚通常由处理器/DSP 输出端口控制。当处理器将此端口设为三态模式时,看门狗刷新定时器禁用,防止看门狗复位处理器。当器件支持处理器/DSP 休眠工作模式时,此特性非常重要,此时内核禁用,看门狗定时器无法刷新。
ADP5041和ADP5040多路输出调节器利用高效率开关调节器来降低发热量,降压电源效率高达96%。对于低噪声模拟电路应用,在频率高达10 kHz 时,LDO 能保持60 dB 以上的电源抑制性能,而所需的电压裕量则很低。ADP5041和ADP5040还提供一个三路系统电源(一个1.2 A 降压调节器和两个300 mA LDO),输出电压可调,利用外部电阻分压器网络可以轻松设置输出电压。降压调节器的开关频率高达3 MHz,支持使用小型陶瓷电感,使解决方案尺寸和成本进一步减小。这些特性使得ADP5041和ADP5040能够轻松快捷地针对各种设计周期较短的应用,如便携式医疗和工业设备等进行调整。
多路输出调节器ADP5041和ADP5040的主要特性:
-- 一个1.2 A 降压调节器 -- 输出电压范围:0.8 V 至3.8 V
-- 电流模式拓扑结构提供出色的瞬态响应
-- 3 MHz 工作频率
-- 峰值效率高达96%
-- 调节器总精度:±3%
-- 两个300 mA LDO -- 输出电压范围:0.8 V 至4.75 V
-- 低输入电源电压范围:1.7 V 至5.5 V
-- 利用2.2 uF 陶瓷输出电容便可稳定工作
-- 高PSRR:60 dB(最高至10 kHz)
-- 低输出噪声:60 uV rms(典型值,1.2 V)
-- 低压差:150 mV(300 mA负载)
开放分类
参考资料
贡献者
本词条在以下词条中被提及:
关于本词条的评论共:(0条)