索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > combinational logic

combinational logic


贡献者:葱爆羊肉    浏览:5803次    创建时间:2009-06-29

在数字电路理论中,组合逻辑电路(combinatorial logic 或 combinational logic)是一种逻辑电路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关。这种电路跟时序逻辑电路相反,时序逻辑电路的输出结果是依照目前的输入和先前的输入有关系。从电路结构分析,组合电路由各种逻辑门组成,网络中无记忆元件,也无反馈线。
组合逻辑是在电脑被用来做输入的讯号跟储存的资料作逻辑代数运算之用。实际上电脑电路都会混用包含组合逻辑和循序逻辑的电路。举例来说,算术运算逻辑单元 (ALU) 中,尽管 ALU 是由循序逻辑的程序装置所控制,而数学的运算就是从组合逻辑制产生的。


组合电路的分析Top

由已知的逻辑电路图,找出输入变量和输出函数之间的逻辑关系,达到分析电路功能,评价设计好坏,维护系统硬件,改善电路设计的目的,这个过程称为数字电路的逻辑分析。



如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
电路    数字逻辑    

参考资料
http://zh.wikipedia.org/w/index.php?title=%E7%BB%84%E5%90%88%E9%80%BB%E8%BE%91%E7%94%B5%E8%B7%AF&variant=zh-cn

贡献者
葱爆羊肉    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]