索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > DDRII

DDRII


贡献者:sky2009    浏览:2552次    创建时间:2010-04-09

DDR2(Double Data Rate 2) SDRAM是由JEDEC(电子设备工程联合委员会)进行开发的新生代内存技术标准,它与上一代DDR内存技术标准最大的不同就是,虽然同是采用了在时钟的上升/下降延同时进行数据传输的基本方式,但DDR2内存却拥有两倍于上一代DDR内存预读取能力(即:4bit数据读预取)。换句话说,DDR2内存每个时钟能够以4倍外部总线的速度读/写数据,并且能够以内部控制总线4倍的速度运行。
  DDR2是由电子元件工业联合会(Joint Electron Device Engineering Council,简称JEDEC)为生产厂商们制定的国际性协议,其是用来替代DDR的全新的下一代DDR内存技术标准,已经在Intel的i915P芯片组和i925X芯片组及945/955X芯片组中被完整支持。
  DDR2可以看作是DDR技术标准的一种升级和扩展:DDR的核心频率与时钟频率相等,但数据频率为时钟频率的两倍,也就是说在一个时钟周期内必须传输两次数据。而DDR2采用“4 bit Prefetch(4位预取)”机制,核心频率仅为时钟频率的一半、时钟频率再为数据频率的一半,这样即使核心频率还在200MHz,DDR2内存的数据频率也能达到800MHz,也就是所谓的DDR2 800。
  目前,已有的标准DDR2内存分为DDR2 400和DDR2 533、DDR2 667,DDR2 800和DDR2 1066,其核心频率分别为100MHz、133MHz、166MHz,200MHz和266MHz,其总线频率(时钟频率)分别为200MHz、266MHz、333MHz,400MHz和533MHz,等效的数据传输频率分别为400MHz、533MHz、667MHz,800MHz和1066MHz,其对应的内存传输带宽分别为3.2GB/sec、4.3GB/sec、5.3GB/sec,6.4GB/sec和8.6GB/sec,按照其内存传输带宽分别标注为PC2 3200、PC2 4300、PC2 5300,PC2 6400和PC2 8600


如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
内存    

参考资料
http://baike.baidu.com/view/93339.htm?fr=ala0_1

贡献者
sky2009    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]