-
段寄存器
2009-12-04
sdjntl
- 段寄存器段寄存器是因为对内存的分段管理而设置的。16位CPU有四个段寄存器,所以,其程序可同时访问四个不同含义的段。
段寄存器CS指向存放程序的内存段,IP是用来存放下条待执行的指令在该段的偏移量,把它们合在一起可在该内存段内取到下次要执行的指令。
段寄存器SS指向用于堆栈的内存段,SP是用来指向该堆栈的栈顶,把它们合在一起可访问栈顶单元。另外,当偏移量用到了指针寄存器BP,则其缺省的段寄存器
-
ACTEL
2009-11-28
ANLONS4516
- 关于Actel
爱特公司 (Actel Corporation) 是非易失性、低功耗及混合信号FPGA,以及可编程逻辑解决方案的全球领导厂商。爱特致力通过运用业界最低功耗的FPGA系列,以及独有的混合信号FPGA,在芯片及系统级上进行功耗管理,为系统设计人员提高竞争优势。
爱特一直通过开发具高可靠性并集成独有基于快闪技术的产品,在传统FPGA厂商中脱颖而出。不论设计人员所设计的应用是面向现今的
-
派睿
2009-11-25
jackwang
- 派睿电子, 隶属于英国Premier Farnell集团。Premier Farnell成立于1996年,是全球领先的多渠道,高效服务分销商,服务于全球范围内数百万的工程师和采购人员,业务范围涵盖了英国,欧洲大陆,北美及亚太地区。Premier Farnell在21个国家设有分支机构,产品营销范围超过100个国家,客户数量超过200万,全球员工4100余人。Premier Farnell能够提供逾
-
DSP芯片分类
2009-11-21
sdjntl
- .按基础特性分类
这种分类是依据DSP芯片的工作时钟和指令类型进行的。可分为静态DSP芯片和一致性DSP芯片。如果有两种或两种以上的DSP芯片,它们的指令集和相应的机器代码及管脚结构相互兼容,则这类DSP芯片被称之为一致性的DSP芯片。例如,TI公司的TMS320C54x。
2. 按用途分类
按照用途,可将DSP芯片分为通用型和专用型两大类。
通用型DSP芯片:一般是指可以用指令编程
-
DSP硬件
2009-11-21
sdjntl
- DSP系统的硬件设计又称为目标板设计,是在考虑算法需求、成本、体积和功耗核算的基础上完成的,一个典型的DSP目标板主要包括:
DSP芯片及DSP基本系统
程序和数据存储器
数/模和模/数转换器
模拟控制与处理电路
各种控制口和通信口
电源处理电路和同步电路
系统硬件设计过程:
第一步:确定硬件实现方案;
在考虑系统性能指标、
-
通用单片机通讯协议
2009-11-19
sdjntl
- 组态王与单片机协议
1.通讯口设置:
通讯方式:RS-232,RS-485,RS-422均可。
波特率: 由单片机决定(2400,4800,9600and19200bps)。
字节数据格式:由单片机决定。
起始位 数据位 校验位 停止位
注意:在组态王中设置的通讯参数如波特率,数据位,停止位,奇偶校验必须与单片机编程中的通讯参数一致
2.在
-
DSP Builder
2009-11-17
sdjntl
- Altera可编程逻辑器件(PLD)中的DSP系统设计需要高级算法和HDL开发工具。Altera DSP Builder将The MathWorks MATLAB和Simulink系统级设计工具的算法开发、仿真和验证功能与VHDL综合、仿真和Altera开发工具整合在一起,实现了这些工具的集成。
DSP Builder在算法友好的开发环境中帮助设计人员生成DSP设计硬件表征,从而缩短了DSP设计
-
dsp收音机
2009-11-17
sdjntl
- 此类收音机打破了传统收音机的电路模式,采用美国SILICON LABS 的数字信号处理(DSP)芯片,对模拟调频广播信号进行数字化转换,并利用现代软件无线电原理对其进行处理和解调,极大的提高了灵敏度、选择性、信噪比和抗干扰能力。
由于采用了数字信号处理技术,在可编程控制的通用硬件平台上,直接用软件编程便可实现收音机的各种功,包括接收、中频处理等。这种收音机无需调试,一致性很好,可扩展至SSB,同
-
dsp架构
2009-11-17
sdjntl
- 数字信号处理是一种将现实世界中的真实信号(专业术语称之为连续信号)转换为计算机能够处理的信息的过程。比如人们说话的声音,这就是一个连续信号,除此之外,现实生活中还有很多这样的信号,比如光、压力、温度等等。这些信号通过一个模拟向数字的转换过程(称之为AD),变成数字信号送给处理器,进行数字计算,处理结束后,再把结果通过数字向模拟的转换过程重新变成连续信号(称之为DA)。用一般的通用微处理器可以完成这
-
LPC算法
2009-11-17
sdjntl
- LPC编码将语音信号s(n)看作一个时变的声道系统在声门的激励之下的输出信号。对浊音而言,声门激励为一周期脉冲串;而对清音而言,声门激励为随机噪声序列。
在LPC编码中,可以将一帧的语音信号用简化模型的参数来表示,如浊音、清音判别,基音周期,增益G以及数字滤波器系数,这样就可以获得3kb/s的编码。解码时,由于在LPC编码中,浊音可以看作是一周期脉冲串的激励,其中,脉冲周期为基音周期,因此,为了