索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 专 刊| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

EEPW首页 > 百科 > 集成电路设计流程

集成电路设计流程


贡献者:sylar    浏览:2616次    创建时间:2009-05-26

  集成电路设计的流程一般先要进行软硬件划分,将设计基本分为两部分:芯片硬件设计和软件协同设计。芯片硬件设计包括:
  1.功能设计阶段。
  设计人员产品的应用场合,设定一些诸如功能、操作速度、接口规格、环
  境温度及消耗功率等规格,以做为将来电路设计时的依据。更可进一步规划软
  件模块及硬件模块该如何划分,哪些功能该整合于SOC 内,哪些功能可以设
  计在电路板上。
  2.设计描述和行为级验证
  能设计完成后,可以依据功能将SOC 划分为若干功能模块,并决定实现
  这些功能将要使用的IP 核。此阶段将接影响了SOC 内部的架构及各模块间互
  动的讯号,及未来产品的可靠性。
  决定模块之后,可以用VHDL 或Verilog 等硬件描述语言实现各模块的设
  计。接着,利用VHDL 或Verilog 的电路仿真器,对设计进行功能验证(function
  simulation,或行为验证 behavioral simulation)。
  注意,这种功能仿真没有考虑电路实际的延迟,但无法获得精确的结果。
  3.逻辑综合
  确定设计描述正确后,可以使用逻辑综合工具(synthesizer)进行综合。
  综合过程中,需要选择适当的逻辑器件库(logic cell library),作为合成逻辑
  电路时的参考依据。
  硬件语言设计描述文件的编写风格是决定综合工具执行效率的一个重要
  因素。事实上,综合工具支持的HDL 语法均是有限的,一些过于抽象的语法
  只适于做为系统评估时的仿真模型,而不能被综合工具接受。
  逻辑综合得到门级网表。
  4.门级验证(Gate-Level Netlist Verification)
  门级功能验证是寄存器传输级验证。主要的工作是要确认经综合后的电路
  是否符合功能需求,该工作一般利用门电路级验证工具完成。
  注意,此阶段仿真需要考虑门电路的延迟。
  5.布局和布线
  布局指将设计好的功能模块合理地安排在芯片上,规划好它们的位置。布
  线则指完成各模块之间互连的连线。
  注意,各模块之间的连线通常比较长,因此,产生的延迟会严重影响SOC
  的性能,尤其在0.25 微米制程以上,这种现象更为显著。
  目前,这一个行业仍然是中国的空缺,开设集成电路设计与集成系统专业的大学还比较少,其中师资较好的学校有 上海交通大学,哈尔滨工业大学,西安电子科技大学,哈尔滨理工大学,复旦大学,华东师范大学等。
  模拟集成电路设计的一般过程:
  1.电路设计
  依据电路功能完成电路的设计。
  2.前仿真
  电路功能的仿真,包括功耗,电流,电压,温度,压摆幅,输入输出特性等参数的仿真。
  3.版图设计(Layout)
  依据所设计的电路画版图。一般使用Cadence软件。
  4.后仿真
  对所画的版图进行仿真,并与前仿真比较,若达不到要求需修改或重新设计版图。
  5.后续处理
  将版图文件生成GDSII文件交予Foundry流片。


如果您认为本词条还有待完善,需要补充新内容或修改错误内容,请编辑词条     查看历史版本

开放分类
微电子    SOC    集成系统    集成电路设计    Cadence    

参考资料
1.http://www.IClinker.com IC人际网,与更多高级工程师直接交流集成电路设计流程

贡献者
sylar    


本词条在以下词条中被提及:

关于本词条的评论共:(0条)
匿名不能发帖!请先 [ 登陆 ]