索阅 100例 首 页| 资 讯| 下 载| 论 坛| 博 客| Webinar| 高 校| 杂 志| 会展| EETV| 百科| 问答| 电路图| 工程师手册| Datasheet

开放分类包含“总线”的词条:

flexray总线 2009-09-24 gsfei2009
FlexRay可以应用在无源总线和星形网络拓扑结构中,也可以应用在两者的组合拓扑结构中。这两种拓扑均支持双通道ECU,这种ECU集成多个系统级功能,以节约生产成本并降低复杂性。双通道架构提供冗余功能,并使可用带宽翻了一番。每个通道的最大数据传输率达到10Mbps。 无源总线拓扑的主要优势在于,采用设计工程师熟悉的汽车网络架构,因而有效控制成本。在需要更高带宽、更短延迟时间或确定性行为,而同时容
总线事务 2009-09-24 gsfei2009
从请求总线到完成总线使用的操作序列称为总线事务(Bus transaction),它是在一个总线周期中发生的一系列活动。典型的总线事务包括请求操作、裁决操作、地址传输、数据传输和总线释放。
MOST总线 2009-09-24 gsfei2009
MOST 是汽车业合作的成果,而不具备正式的标准。它的最初构想始于 90 年代中期,作为宝马公司、戴姆勒克莱斯勒(DaimlerChrysler)公司、Harman/Becker公司(音响系统制造商)和 Oasis Silicon Systems公司之间的一项联合。其后不久(1998 年),参与各方建立了一个自主的实体,即 MOST公司,由它控制总线的定义工作。Oasis公司自己保留对 MOST
LIN总线 2009-09-24 gsfei2009
什么是LIN? LIN(Local Interconnect Network)是一种低成本的串行通讯网络用于实现汽车中的分 布式电子系统控制LIN 的目标是为现有汽车网络(例如CAN 总线)提供辅助功能因此LIN 总线是一种辅助的总线网络在不需要CAN 总线的带宽和多功能的场合比如智能传感器和 制动装置之间的通讯使用LIN 总线可大大节省成本 LIN 技术规范中除定义了基本协议和物理层外
总线拓扑 2009-09-24 gsfei2009
总线拓扑 Bus Topology ↑ 最常见的总线拓扑结构的网络是以太网。同轴电缆曾是它主要的传输介质,但现在大多数新的安装使用了双绞线。双绞线以太网(10Base-T)是安装成星形的总线拓扑结构,总线本身被紧缩到一个称作集线器的小盒子中,从集线器连接点到工作站的线路分支呈星形布局。 网络电缆系统的布局以及工作站在电缆上访问和传送数据的方法都是网络拓扑结构的一部分。总线拓朴结构的网络只有一条
vxi总线 2009-09-24 gsfei2009
20世纪80年代后期,仪器制造商发现GPIB总线和VME总线产品无法再满足军用测控系统的需求了。在这种情况下,HP、Tekronix等五家国际著名的仪器公司成立了VXIbus联合体,并于1987年发布了VXI规范的第一个版本。几经修改和完善,与1992年被IEEE接纳为IEEE-1155-1992标准。 VXIbus规范是一个开放的体系结构标准,其主要目标是使VXIbus器件之间、VXIbus
RTSI总线 2009-09-24 gsfei2009
RTSI是Real-Time System Integration的缩写。这种总线接口存在于许多National Instruments的设备上,利用一根RTSI总线电缆,就可以在多块板卡之间共享和交换时钟和控制信号。它通常被用来做同步。用于PCI板卡的同步电缆RTSI总线具有PXI触发总线的一部分功能 RTSI总线可以进行板卡之间的定时和同步 通过RTSI总线连接两块或两块以上NI PC
单总线 2009-09-24 gsfei2009
1-wire,即单线总线,又叫单总线。 目前常用的微机与外设之间进行数据传输的串行总线主要有I2C总线、SPI总线和SCI总线。其中I2C总线以同步串行2线方式进行通信(一条时钟线,一条数据线),SPI总线则以同步串行3线方式进行通信(一条时钟线,一条数据输入线,一条数据输出线),而SCI总线是以异步方式进行通信(一条数据输入线,一条数据输出线)的。这些总线至少需要两条或两条以上的信号线。近年
EISA总线 2009-09-24 gsfei2009
EISA(Extended Industy Standard Architecture:扩展工业标准结构)是EISA集团为配合32位CPU而设计的总线扩展标准。它吸收了IBM微通道总线的精华,并且兼容ISA总线。但现今已被淘汰。 Extended Industry Standard Architecture(EISA)Bus 扩展工业标准体系结构(EISA)总线 EISA总线1989年由工业厂商
总线时序 2009-09-24 gsfei2009
总线时序 所谓总线时序,即CPU通过总线进行操作(读/写、释放总线、中断响应)时,总线上各信号之间在时间上配合关系,它是同CPU的操作功能有关的。微处理器所完成的操作可分为如下几种: 1.系统复位和启动操作 2.最小方式下的总线读时序 3.最小方式下的总线写时序 4.最小方式下的总线保持 5. 外部中断响应时序 6.最大方式下的总线读时序 7.最大方式下的总线